AD4021/AD4022 ADC易于驅動,可降低信號鏈復雜性和功耗,同時實現更高通道密度。由于輸入電流降低,特別是在高Z模式下,加上信號采集相長,因此無需專用ADC驅動器。易于驅動特性可擴展配套電路范圍,從而驅動AD4021/AD4022。
AD4021/AD4022 ADC具有輸入范圍壓縮功能,無需為ADC驅動器放大器提供負電源,同時保持訪問ADC完整代碼范圍。輸入過壓鉗位無需外部保護二極管,因為其保護ADC輸入免受過壓事件的影響,并zui大限度地減少基準引腳上的干擾。該器件具有高達1MSPS (AD4021) 或500kSPS (AD4022)的快速吞吐量,因此用戶可以jing確捕獲高頻信號實施過采樣技術,從而降低抗混疊濾波器設計相關的挑戰。低串行外設接口 (SPI) 時鐘速率要求降低了數字輸入/輸出功耗,拓寬了數字主機選項,并簡化了數字隔離上發送數據的任務。兼容SPI的串行用戶接口采用獨立的VIO邏輯電源供電,與1.8V、2.5V、3V和5V邏輯兼容
AD4021/AD4022差分SAR ADC采用3mm×3mm LFCSP和3mm×4.90mm MSOP 10引腳封裝。它們與AD4003/AD4007/AD 401116/18位SAR ADC引腳兼容。