TMS320C55x CPU提供兩個乘法累加 (MAC) 單元,每個單元都能夠在一個周期內實現17位 x 17位乘法。一個中央40位算法和邏輯單元 (ALU) 由一個附加16位ALU提供支持。ALU的使用由指令集控制,能夠優化并聯活動和功耗。這些資源在TMS320C55x CPU的地址單元 (AU) 和數據單元 (DU) 中進行管理。TMS320C55x DSP支持可變字節寬度指令集,可提高代碼密度。該指令單元 (IU) 執行內部或外部存儲器中的32位程序取指令并且進行針對程序單元 (PU) 的指令排隊。該程序單元對指令進行解碼,將任務指向地址單元 (AU) 和數據單元 (DU) 資源,并管理受到完全保護的管線。跳轉預測功能避免了條件指令執行時的管線沖刷。
TPS92075DDC/NOPB |
TPS61061DRBR |
TMS320VC5506PGE |
LP8501TME/NOPB |
LM3410YSD/NOPB |
TMS320VC5506PGE |
TLC5928RGET |
TPS61181RTET |
TPS61182RTER |
TMS320VC5506PGE |
LM3410XMFE/NOPB |
LM3450AMT/NOPB |
LM3410YMF/NOPB |
TMS320VC5506PGE |
LM3423Q1MHX/NOPB |