這款 ADC 內核采用多級、差分流水線架構,并集成了輸出糾錯邏輯。ADC具有寬帶寬輸入,支持用戶可選的各種輸入范圍。集成基準電壓源可簡化設計。模擬輸入和時鐘信號是差分輸入。ADC數據輸出通過交叉多路復用器 (mux) 內部連接到四個數字降頻轉換器 (DDC)。各DDCzui多由五個級聯信號處理級組成:48位頻率轉換器、數字控制振蕩器 (NCO) 以及zui多四個半帶抽取濾波器。NCO可以在通用輸入/輸出 (GPIO) 引腳上選擇預設頻段,zui多可以選擇三個頻段。AD9699在DDC模式之間的運行可通過串行外設接口 (SPI) 可編程配置文件進行選擇。
除DDC模塊外,AD9699還具備其他功能,能夠簡化通信接收機的自動增益控制 (AGC) 功能。可編程閾值檢測器支持通過ADC的寄存器0x0245的快速檢測控制位監測進入的信號功率。如果輸入信號電平超過可編程閾值,則快速檢測指示器變為高電平。由于閾值指示器的延遲極短,因此用戶可快速降低系統增益,以避免模數轉換器輸入端發生超量程情況。除快速檢測輸出外,AD9699還具有信號監控功能。信號監控模塊提供關于ADC正在數字化的信號的額外信息。AD9699BBPZRL-3000 AD9699BBPZRL-3000 AD9699BBPZRL-3000